Бази даних

Автореферати дисертацій - результати пошуку

Mozilla Firefox Для швидкої роботи та реалізації всіх функціональних можливостей пошукової системи використовуйте браузер
"Mozilla Firefox"

Вид пошуку
Формат представлення знайдених документів:
повнийстислий
 Знайдено в інших БД:Реферативна база даних (6)
Пошуковий запит: (<.>A=Грушко С. С.$<.>)
Загальна кількість знайдених документів : 1

      
1.

Грушко С. С. 
Методи зменшення апаратурних витрат для суміщених мікропрограмних автоматів на мікросхемах програмованої логіки / С. С. Грушко. — Б.м., 2019 — укp.

Дисертаційна робота присвячена вирішенню актуальної наукової задачі розробки структур і вдосконаленню методів синтезу суміщеного МПА, орієнтованих на зменшення апаратурних витрат при реалізації логічної схеми СМПА базисі ПЛІС (FPGA і CPLD). В роботі розроблено структуру СМПА для реалізації в базисі FPGA, що базується на використанні гетерогенної структури FPGA, вдосконалені методи синтезу схем СМПА на FPGA, що дозволяють ефективно використовувати особливості базису гетерогенних FPGA для зменшення апаратурних витрат в логічній схемі СМПА. Розроблено структури і вдосконалено методи синтезу схем СМПА на CPLD. Показано що використання цих структур забезпечує зменшення апаратурних витрат у логічній схемі СМПА в середньому на 29,6 %. Вирішена науково-практична задача мінімізації апаратурних витрат в схемі блоку управління конфігурацією бортовим обчислювальним комплексом. Розроблені рекомендацій щодо використання запропонованих структур і методів для елементної бази різних виробників.^UThe thesis is devoted to solving the topical scientific problem of developing the structures and methods for synthesis of the combined finite state machines (CFSM), aimed at reducing equipment costs when implementing the CFSM logical scheme in the basis of programmable logic integrated circuits such as FPGA and CPLD. The structure of the CFSM was developed for implementation in the FPGA, based on the usage of the heterogeneous FPGA structure, methods for synthesizing the CFSM circuit on the FPGA were improved, making it possible to efficiently usage the basis features of the heterogeneous FPGAs to reduce hardware costs in the CFSM logic circuit. Structures and methods for synthesizing CFSM circuit for CPLD have been developed and improved. It is shown that the usage of these structures provides a reduction in hardware costs in the combined FSM logic circuit by an average of 29.6 %. The scientific and practical problem of minimizing hardware costs in the circuit configuration control unit onboard computing system has been solved. Recommendations on the usage of the proposed structures and methods for the element base of various manufacturers have been developed.


Шифр НБУВ: 05 Пошук видання у каталогах НБУВ 
 

Всі права захищені © Національна бібліотека України імені В. І. Вернадського