Biswas A. K. Error detection and debugging on information in communication system using single electron circuit based binary decision diagram / A. K. Biswas, S. K. Sarkar // Semiconductor Physics, Quantum Electronics and Optoelectronics. - 2003. - 6, № 3. - С. 357-364. - Бібліогр.: 13 назв. - англ.Відзначено, що у комунікаційних системах помилки під час передачі цифрової інформації виникають через затримки на лінії та в процесі обробки сигналу. Помилки цього типу можна виявити за допомогою логічної схеми на підставі діаграми бінарних розв'язків для сіток з переносом поодинокого електрона від кореневого вузла до пелюсткового. Діаграми бінарних розв'язківішень відображають логічні функції, які факторизуються рекурсивно щодо вхідних змінних. Помилки в одержуваній інформації можна виявити за допомогою спеціальної схеми, що відповідає діаграмі бінарних розв'язків. У цьому підході максимальні помилки в 4 біта можуть бути виявлені в одержуваній інформіції довжиною 32 біта. Проте, шляхом перебудови одержуваних бітових картин є можливість знаходити помилку (-ки) в будь-якому біті одержуваної інформації. Індекс рубрикатора НБУВ: З970.60-011
Рубрики:
Шифр НБУВ: Ж16425 Пошук видання у каталогах НБУВ
Якщо, ви не знайшли інформацію про автора(ів) публікації, маєте бажання виправити або відобразити більш докладну інформацію про науковців України запрошуємо заповнити "Анкету науковця"
|